毕业论文

打赏
当前位置: 毕业论文 > 电子通信 >

基于FPGA面阵CCD驱动时序电路软件设计+梯形图(2)

时间:2020-11-17 15:17来源:毕业论文
1.2 论文主要内容与论文结构 CCD 传感器利用像敏面能够将成像于其上的光学图像转换成按电荷密度分布的电荷图像。而电荷图像可以在驱动脉冲作用下按照


1.2  论文主要内容与论文结构 CCD 传感器利用像敏面能够将成像于其上的光学图像转换成按电荷密度分布的电荷图像。而电荷图像可以在驱动脉冲作用下按照一定的规则输出,形成图像信号。随着大规模集成电路的发展,CCD传感器的分辨率越来越高,图像质量也越来越好源]自{751·~论\文}网·www.751com.cn/ 。DALSA 公司的FTF4052M就是一款大面阵、超大分辨率的全帧单色CCD图像传感器。其像素高达 22兆(4008H×5344V),具有低噪声、优异的抗光晕性能、高线性动态范围、低的暗电流等特点。 由于 CCD的特性,它广泛应用于医疗、科技、工业产品和数字相机中。而无论应用在哪里,CCD 传感器驱动电路系统的设计都成为了关键。而驱动电路的时序设计又是关键中的一个难点。 为了实现驱动电路时序的软件设计,本论文使用了Xilinx公司的 Virtex-5系列的评估板ML507,并在Xilinx  FPGA专门的集成环境 ISE上使用 Verilog HDL语言设计实现。 Xilinx 公司的 Virtex-5系列芯片ML507 是一款通用FPGA、Rocketl™GTX和嵌入式系统开发板,能够提供特性丰富的通用评估和开发平台,包括板上存储器和行业标准链接功能接口,提供了面向嵌入式应用的多功能开发平台。 在 ML507上实现 CCD芯片FTF4052M的驱动时序的仿真,既要了解 FTF4052M的驱动时序,又要熟悉Virtex-5系列的评估板ML507和对应的集成开发环境ISE,并且还要熟悉并正确运用 Verilog HDL语言。 因此,本论文会对上述知识点做出详细讨论,并在此基础上叙述设计的思想、流程和仿真结果,最后作出详细的设计总结。 论文共分为四节,第一节为引言,论述了课题的背景的和意义,并对本论文的主要工作和设计使用的软件、开发平台和集成环境作了简要介绍。 第二节为CCD芯片FTF4052M介绍。主要内容包括:CCD原理、 FTF4052M概述、FTF4052M结构分析、FTF4052M时序分析。 第三节介绍了驱动时序的软件设计。主要内容包括:设计平台、ISE和Verilog HDL语言、设计思想和分析。 第四节为设计小结。讲述了设计所得所获,同时指出了系统中需要改进的地方,并对以后的工作提出了建议。

基于FPGA面阵CCD驱动时序电路软件设计+梯形图(2):http://www.751com.cn/tongxin/lunwen_64979.html
------分隔线----------------------------
推荐内容