毕业论文

打赏
当前位置: 毕业论文 > 电子通信 >

基于FPGA的FLASH接口的设计与实现(5)

时间:2018-12-23 20:40来源:毕业论文
ICCOQ VCCO静态电源电流 1 1 1 N/A 1 1 mA ICCAUXQ VCCAUX静态电源电流 75 75 75 N/A 75 75 mA 上电电源要求 Xilinx FPGA需要接通电源使设备初始化。 Virtex-6设备接通电源后


ICCOQ    VCCO静态电源电流    1    1    1    N/A    1    1    mA
ICCAUXQ    VCCAUX静态电源电流    75    75    75    N/A    75    75    mA
上电电源要求
Xilinx FPGA需要接通电源使设备初始化。
Virtex-6设备接通电源后VCCINT,VCCAUX和VCCO分别先后上电,它们需要满足的电流要求列在表2.5。VCCINT可以随时上电和断电,但上电电流规格可以不同,不同的电流值由表2.5列出。如果VCCINT,VCCAUX和VCCO序列不满足上电电流要求,设备也将不会有物理伤害或者可靠性的问题
如果推荐的上电序列不能被满足或者I/O必须保持三态在整个配置中,那么VCCAUX必须在CCINT和VCCO之前上电,而且VCCO上电时必须与VCCAUX的上电电流相同。同样,在掉电时如果I/O是保持在三态的那么相反,VCCAUX和VCCO是可以用推荐序列的。
表2.5列出了除了ICCQ, Virtex-6器件所要求的合适的上电和配置时的最小电流。如果当前最低限度满足表2.4和表2.5所示,当三个供电电压已通过上电复位阈值电压之后设备才会上电。在VCCINT, VCCAUX,和VCCO提供适当的配置后FPGA必须被配置。一旦初始化和配置后,使用XPE工具来判断当前的漏极电流。[3][4][5] 基于FPGA的FLASH接口的设计与实现(5):http://www.751com.cn/tongxin/lunwen_28191.html
------分隔线----------------------------
推荐内容