毕业论文

打赏
当前位置: 毕业论文 > 计算机论文 >

嵌入式系统低功耗技术的研究(2)

时间:2018-10-18 11:25来源:毕业论文
软件和硬件都是开发者所需要的 ,软件开发者对底层硬件的基本原理都要很好的理解嵌入式低功耗系统设计是一个软硬件相互协调的过程,不能普通 计算


软件和硬件都是开发者所需要的 ,软件开发者对底层硬件的基本原理都要很好的理解嵌入式低功耗系统设计是一个软硬件相互协调的过程,不能普通计算机一样如果做软件不需要考虑硬件,如果做硬件不用考虑软件的,而嵌入式的产品都要在一个系统下研发出来的 。
1.序言
1.1概述
嵌入式系统的应用非常广泛,在众多领域也得到了应用。如信息家电领域的网络电视、电饭煲,医疗器才方面、汽车部件方面、交通方面等。嵌入式系统得到了众领域的追捧也是有很多优点的 。因为硬件条件有限,所以嵌入式系统必须做的小巧;因为需要在不同的环境中作业,所以必须有实时性,可卸装等。因为代码都是有计算机软件嵌入到系统中的,所以功耗降低应以软件为主,周围的外设为辅。
1.2低功耗的优点
从小的方面说,软件方面嵌入式系统低功耗减少了程序的运转消耗,不改变性能的前提下,降低了电路所需的能源。硬件方面嵌入式系统低功耗使芯片等元器件的损耗也相应的降低了,变相的延长了硬件的使用寿命。从而使整个系统更加完善,嵌入式产品更加的大众化。
1.3低功耗的主要方法
在数字CMOS电路中,功耗主要是有3部分构成的:
PTotal = Pdynamic + Pshort + Pleakage
Pdynamic是电路翻转时产生的动态功耗;
Pshort是P管和N管同时导通时产生的短路功耗;
Pleakage是由漏电电流引起的静态功耗;
其静态功耗有扩散区和反向偏置漏点电流产生,可忽略不计;动态功耗由开关电流和电路翻转引起的短路电流两部分组成,短路电流产生的功耗所占比例较少,因此CMOS电路的主要功耗由不断对负载电流充/放电产生,其主要的功耗模型如下:
P=KGV^2F
G—负载电容;
F—时钟频率;
K—系数;
V—电路电压;
由公式可得知,电路消耗的功率和时钟频率成正比,和电路电压的2次方成正比;在其性能不变的前提下,电路中的电压和时钟频率能适当的调整一下,可以降低电路的功耗。 嵌入式系统低功耗技术的研究(2):http://www.751com.cn/jisuanji/lunwen_24328.html
------分隔线----------------------------
推荐内容